طراحی مدار بازیابی کلاک و داده برای شبکه های نوری بر اساس روش درونیابی فاز
پایان نامه
- وزارت علوم، تحقیقات و فناوری - دانشگاه شاهد - دانشکده فنی
- نویسنده محمد حسن سقا
- استاد راهنما محسن جلالی
- تعداد صفحات: ۱۵ صفحه ی اول
- سال انتشار 1391
چکیده
در این تحقیق سعی شده مداری مناسب جهت بازیابی کلاک و داده ارائه شود که هم دارای سرعت نسبتاً بالایی بوده و هم نسبت به مدارهای موجود تا آنجا که ممکن است بهینه و مصرف توان پایین تری داشته باشد. لذا از روش درونیابی فاز استفاده کردیم که با توجه به عدم استفاده از نوسان ساز در آن، می تواند مصرف توان پایینی داشته باشد. روش استفاده شده در این تحقیق به گونه ای است که برخلاف روشهای موجود، که معمولاً از لبه ی کلاک برای نمونه برداری از داده استفاده می شود، از قله ی کلاک برای این کار استفاده شده است. بطوریکه سیستم بازیابی کلاک، کلاکی تولید می کند که قله هایش با لبه های داده ورودی تنظیم شده اند و در نهایت داده ی ورودی با استفاده از یک مدار لچ که با سطح خاصی از کلاک کار می کند، بازیابی می شود. برای داشتن یک مدار بازیابی کلاک و داده ی مناسب، تمام بلوکهای این مدار (از جمله مدار لچ و مدار نمونه گیر )، مورد بررسی قرار گرفت و سعی شد با بکارگیری روش های جدید در طراحی آنها، مدارات مناسب تر و با سرعت بالاتری ارائه شود. در نهایت مدار بازیابی کلاک و داده ی پیشنهادی، با فناوری 0.18 µm طراحی شد و با مصرف توان 10.12 mw توانست به نرخ داده ی 5 gbps دست یابد.
منابع مشابه
طراحی و شبیه سازی مدار مجتمع بازیابی پالس ساعت و داده در نرخ 5 گیگابیت بر ثانیه با روش قفل فاز سریع برای گیرندههای مخابراتی پر سرعت
در این مقاله به طراحی و شبیه سازی یک مدار مجتمع بازیابی ساعت و دادهی سریع با نرخ دادهی 5 گیگابیت برثانیه با روش فاز میانی پرداخته شده است. مدارهای بازیابی پالس ساعت و داده از اهمیت ویژهای در مخابرات نوری برخوردار هستند و در گیرندههای پرسرعت نقش کلیدی دارند. مدار پیشنهادی با به کارگیری روش فاز میانی و با استفاده از فناوری سی ماس18/0 میکرومتر در شبیه ساز ADS طراحی و شبیه سازی شده است. نتایج...
متن کاملطراحی و بهبود عملکرد مدار بازیابی کلاک و داده در گیرنده های ارتباط سریال با سرعت بالا
فرستنده-گیرنده های ارتباط سریال با سرعت بالا، به دلیل قیمت پایین و پهنای باند وسیعی که دارند به طور گسترده ای در مخابرات داده نوری و صفحه پشتی مورد استفاده قرار گرفته اند. در این سیستم ها داده در فرستنده به صورت سریال در می آید و در گیرنده از این حالت خارج می شود. در گیرنده لازم است داده زمان بندی مجدد شود تا اثر جیتر که در طول خط انتقال در سیگنال دریافتی انباشته شده است حذف گردد. همچنین برای پ...
15 صفحه اولطراحی مدارات بازیابی کلاک و داده با تکنیک های کم توانسازی و بهبود کارایی
در این تحقیق مدار بازیابی کلاک و داده ای طراحی گردیده است که دارای خاصیت انطباق-پذیری بین توان مصرفی و فرکانس کاری مدار هست. بدین ترتیب می توان برای سیستم یک حالت استراحت و یک حالت آماده به کار در نظر گرفت که در حالت استراحت فرکانس مدار و درنتیجه توان مصرفی به شدت کاهش خواهد یافت. در طراحی این مدار از منطق کوپل شده ی سورس که قابلیت بالای کنترل توان را دارد استفاده گردیده است. همچنین باهدف کاهش ...
طراحی یک مدار بازیابی داده و ساعت برای کاربردهای با توزیع گسترده ساعت (ssc)
مدار های بازیابی داده و ساعت مدارهایی هستند که از آنها برای بازیابی داده های ارسالی از طرف فرستنده استفاده می شود. این مدارها دارای گستره کاربرد وسیع و همچنین روشهای طراحی متنوع می باشند. بسته به این که داده ارسالی به صورت گسسته باشد یا پیوسته و همچنین با در نظر گرفتن نحوه اعمال ساعت به گیرنده، می توان ساختار مناسبی را برای مدار بازیابی داده و ساعت انتخاب و پیاده سازی کرد. در این پایان نامه، از...
15 صفحه اولبهبود مدار آشکارساز فاز- فرکانس مبتنی بر لچ پالس برای افزایش ناحیه تشخیص و فرکانس کاری مدار
این مقاله به بهبود عملکرد یک مدار آشکارساز فاز- فرکانس مبتنی بر لچ پالس میپردازد. مدار پیشنهادی شامل تولیدکننده پالس، مدار لچ شامل دو گیت وارونگر و مدار بازنشانی است. با تغییر مسیر بازنشانی و کاهش زمان آن، ناحیه کور کاهشیافته و بهتبع آن محدوده تشخیص فاز بیش از 16 درجه و فرکانس کاری مدار بیش از MHz 500 افزایشیافته است. این مدار بهجای استفاده از سیگنالهای خروجی برای بازنشانی مدار، از سیگنال...
متن کاملمنابع من
با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید
ذخیره در منابع من قبلا به منابع من ذحیره شده{@ msg_add @}
نوع سند: پایان نامه
وزارت علوم، تحقیقات و فناوری - دانشگاه شاهد - دانشکده فنی
کلمات کلیدی
میزبانی شده توسط پلتفرم ابری doprax.com
copyright © 2015-2023